Format and naming
This commit is contained in:
@ -5,6 +5,8 @@ unit Arm64Const;
|
||||
interface
|
||||
|
||||
const
|
||||
// ARM64 CPU
|
||||
|
||||
UC_CPU_AARCH64_A57 = 0;
|
||||
UC_CPU_AARCH64_A53 = 1;
|
||||
UC_CPU_AARCH64_A72 = 2;
|
||||
|
@ -5,6 +5,8 @@ unit ArmConst;
|
||||
interface
|
||||
|
||||
const
|
||||
// ARM CPU
|
||||
|
||||
UC_CPU_ARM_926 = 0;
|
||||
UC_CPU_ARM_946 = 1;
|
||||
UC_CPU_ARM_1026 = 2;
|
||||
|
@ -5,6 +5,8 @@ unit M68kConst;
|
||||
interface
|
||||
|
||||
const
|
||||
// M68K CPU
|
||||
|
||||
UC_CPU_M5206_CPU = 0;
|
||||
UC_CPU_M68000_CPU = 1;
|
||||
UC_CPU_M68020_CPU = 2;
|
||||
|
@ -5,6 +5,8 @@ unit MipsConst;
|
||||
interface
|
||||
|
||||
const
|
||||
// MIPS32 CPUS
|
||||
|
||||
UC_CPU_MIPS32_4KC = 0;
|
||||
UC_CPU_MIPS32_4KM = 1;
|
||||
UC_CPU_MIPS32_4KECR1 = 2;
|
||||
@ -22,6 +24,8 @@ const
|
||||
UC_CPU_MIPS32_MIPS32R6_GENERIC = 14;
|
||||
UC_CPU_MIPS32_I7200 = 15;
|
||||
|
||||
// MIPS64 CPUS
|
||||
|
||||
UC_CPU_MIPS64_R4000 = 0;
|
||||
UC_CPU_MIPS64_VR5432 = 1;
|
||||
UC_CPU_MIPS64_5KC = 2;
|
||||
|
@ -5,6 +5,8 @@ unit PpcConst;
|
||||
interface
|
||||
|
||||
const
|
||||
// PPC CPU
|
||||
|
||||
UC_CPU_PPC_401 = 0;
|
||||
UC_CPU_PPC_401A1 = 1;
|
||||
UC_CPU_PPC_401B2 = 2;
|
||||
@ -296,6 +298,8 @@ const
|
||||
UC_CPU_PPC_7447A_V1_2 = 288;
|
||||
UC_CPU_PPC_7457A_V1_2 = 289;
|
||||
|
||||
// PPC64 CPU
|
||||
|
||||
UC_CPU_PPC_E5500 = 0;
|
||||
UC_CPU_PPC_E6500 = 1;
|
||||
UC_CPU_PPC_970_V2_2 = 2;
|
||||
|
@ -5,11 +5,15 @@ unit RiscvConst;
|
||||
interface
|
||||
|
||||
const
|
||||
// RISCV32 CPU
|
||||
|
||||
UC_CPU_RISCV32_ANY = 0;
|
||||
UC_CPU_RISCV32_BASE32 = 1;
|
||||
UC_CPU_RISCV32_SIFIVE_E31 = 2;
|
||||
UC_CPU_RISCV32_SIFIVE_U34 = 3;
|
||||
|
||||
// RISCV64 CPU
|
||||
|
||||
UC_CPU_RISCV64_ANY = 0;
|
||||
UC_CPU_RISCV64_BASE64 = 1;
|
||||
UC_CPU_RISCV64_SIFIVE_E51 = 2;
|
||||
|
@ -5,19 +5,23 @@ unit SparcConst;
|
||||
interface
|
||||
|
||||
const
|
||||
UC_CPU_SPARC_FUJITSU_MB86904 = 0;
|
||||
UC_CPU_SPARC_FUJITSU_MB86907 = 1;
|
||||
UC_CPU_SPARC_TI_MICROSPARC_I = 2;
|
||||
UC_CPU_SPARC_TI_MICROSPARC_II = 3;
|
||||
UC_CPU_SPARC_TI_MICROSPARC_IIEP = 4;
|
||||
UC_CPU_SPARC_TI_SUPERSPARC_40 = 5;
|
||||
UC_CPU_SPARC_TI_SUPERSPARC_50 = 6;
|
||||
UC_CPU_SPARC_TI_SUPERSPARC_51 = 7;
|
||||
UC_CPU_SPARC_TI_SUPERSPARC_60 = 8;
|
||||
UC_CPU_SPARC_TI_SUPERSPARC_61 = 9;
|
||||
UC_CPU_SPARC_TI_SUPERSPARC_II = 10;
|
||||
UC_CPU_SPARC_LEON2 = 11;
|
||||
UC_CPU_SPARC_LEON3 = 12;
|
||||
// SPARC32 CPU
|
||||
|
||||
UC_CPU_SPARC32_FUJITSU_MB86904 = 0;
|
||||
UC_CPU_SPARC32_FUJITSU_MB86907 = 1;
|
||||
UC_CPU_SPARC32_TI_MICROSPARC_I = 2;
|
||||
UC_CPU_SPARC32_TI_MICROSPARC_II = 3;
|
||||
UC_CPU_SPARC32_TI_MICROSPARC_IIEP = 4;
|
||||
UC_CPU_SPARC32_TI_SUPERSPARC_40 = 5;
|
||||
UC_CPU_SPARC32_TI_SUPERSPARC_50 = 6;
|
||||
UC_CPU_SPARC32_TI_SUPERSPARC_51 = 7;
|
||||
UC_CPU_SPARC32_TI_SUPERSPARC_60 = 8;
|
||||
UC_CPU_SPARC32_TI_SUPERSPARC_61 = 9;
|
||||
UC_CPU_SPARC32_TI_SUPERSPARC_II = 10;
|
||||
UC_CPU_SPARC32_LEON2 = 11;
|
||||
UC_CPU_SPARC32_LEON3 = 12;
|
||||
|
||||
// SPARC64 CPU
|
||||
|
||||
UC_CPU_SPARC64_FUJITSU = 0;
|
||||
UC_CPU_SPARC64_FUJITSU_III = 1;
|
||||
|
@ -5,6 +5,8 @@ unit X86Const;
|
||||
interface
|
||||
|
||||
const
|
||||
// X86 CPU
|
||||
|
||||
UC_CPU_X86_QEMU64 = 0;
|
||||
UC_CPU_X86_PHENOM = 1;
|
||||
UC_CPU_X86_CORE2DUO = 2;
|
||||
|
Reference in New Issue
Block a user