Format and naming
This commit is contained in:
@ -15,6 +15,7 @@ extern "C" {
|
||||
#pragma warning(disable : 4201)
|
||||
#endif
|
||||
|
||||
//> ARM CPU
|
||||
typedef enum uc_cpu_arm {
|
||||
UC_CPU_ARM_926 = 0,
|
||||
UC_CPU_ARM_946,
|
||||
|
@ -15,6 +15,7 @@ extern "C" {
|
||||
#pragma warning(disable : 4201)
|
||||
#endif
|
||||
|
||||
//> ARM64 CPU
|
||||
typedef enum uc_cpu_aarch64 {
|
||||
UC_CPU_AARCH64_A57 = 0,
|
||||
UC_CPU_AARCH64_A53,
|
||||
|
@ -15,6 +15,7 @@ extern "C" {
|
||||
#pragma warning(disable : 4201)
|
||||
#endif
|
||||
|
||||
//> M68K CPU
|
||||
typedef enum uc_cpu_m68k {
|
||||
UC_CPU_M5206_CPU = 0,
|
||||
UC_CPU_M68000_CPU,
|
||||
|
@ -19,6 +19,7 @@ extern "C" {
|
||||
#pragma warning(disable : 4201)
|
||||
#endif
|
||||
|
||||
//> MIPS32 CPUS
|
||||
typedef enum uc_cpu_mips32 {
|
||||
UC_CPU_MIPS32_4KC = 0,
|
||||
UC_CPU_MIPS32_4KM,
|
||||
@ -38,6 +39,7 @@ typedef enum uc_cpu_mips32 {
|
||||
UC_CPU_MIPS32_I7200,
|
||||
} uc_cpu_mips32;
|
||||
|
||||
//> MIPS64 CPUS
|
||||
typedef enum uc_cpu_mips64 {
|
||||
UC_CPU_MIPS64_R4000 = 0,
|
||||
UC_CPU_MIPS64_VR5432,
|
||||
|
@ -15,6 +15,7 @@ extern "C" {
|
||||
#pragma warning(disable : 4201)
|
||||
#endif
|
||||
|
||||
//> PPC CPU
|
||||
typedef enum uc_cpu_ppc {
|
||||
UC_CPU_PPC_401 = 0,
|
||||
UC_CPU_PPC_401A1,
|
||||
@ -308,6 +309,7 @@ typedef enum uc_cpu_ppc {
|
||||
UC_CPU_PPC_7457A_V1_2,
|
||||
} uc_cpu_ppc;
|
||||
|
||||
//> PPC64 CPU
|
||||
typedef enum uc_cpu_ppc64 {
|
||||
UC_CPU_PPC_E5500 = 0,
|
||||
UC_CPU_PPC_E6500,
|
||||
|
@ -15,6 +15,7 @@ extern "C" {
|
||||
#pragma warning(disable : 4201)
|
||||
#endif
|
||||
|
||||
//> RISCV32 CPU
|
||||
typedef enum uc_cpu_riscv32 {
|
||||
UC_CPU_RISCV32_ANY = 0,
|
||||
UC_CPU_RISCV32_BASE32,
|
||||
@ -22,6 +23,7 @@ typedef enum uc_cpu_riscv32 {
|
||||
UC_CPU_RISCV32_SIFIVE_U34,
|
||||
} uc_cpu_riscv32;
|
||||
|
||||
//> RISCV64 CPU
|
||||
typedef enum uc_cpu_riscv64 {
|
||||
UC_CPU_RISCV64_ANY = 0,
|
||||
UC_CPU_RISCV64_BASE64,
|
||||
|
@ -19,22 +19,24 @@ extern "C" {
|
||||
#pragma warning(disable : 4201)
|
||||
#endif
|
||||
|
||||
typedef enum uc_cpu_sparc {
|
||||
UC_CPU_SPARC_FUJITSU_MB86904 = 0,
|
||||
UC_CPU_SPARC_FUJITSU_MB86907,
|
||||
UC_CPU_SPARC_TI_MICROSPARC_I,
|
||||
UC_CPU_SPARC_TI_MICROSPARC_II,
|
||||
UC_CPU_SPARC_TI_MICROSPARC_IIEP,
|
||||
UC_CPU_SPARC_TI_SUPERSPARC_40,
|
||||
UC_CPU_SPARC_TI_SUPERSPARC_50,
|
||||
UC_CPU_SPARC_TI_SUPERSPARC_51,
|
||||
UC_CPU_SPARC_TI_SUPERSPARC_60,
|
||||
UC_CPU_SPARC_TI_SUPERSPARC_61,
|
||||
UC_CPU_SPARC_TI_SUPERSPARC_II,
|
||||
UC_CPU_SPARC_LEON2,
|
||||
UC_CPU_SPARC_LEON3
|
||||
} uc_cpu_sparc;
|
||||
//> SPARC32 CPU
|
||||
typedef enum uc_cpu_sparc32 {
|
||||
UC_CPU_SPARC32_FUJITSU_MB86904 = 0,
|
||||
UC_CPU_SPARC32_FUJITSU_MB86907,
|
||||
UC_CPU_SPARC32_TI_MICROSPARC_I,
|
||||
UC_CPU_SPARC32_TI_MICROSPARC_II,
|
||||
UC_CPU_SPARC32_TI_MICROSPARC_IIEP,
|
||||
UC_CPU_SPARC32_TI_SUPERSPARC_40,
|
||||
UC_CPU_SPARC32_TI_SUPERSPARC_50,
|
||||
UC_CPU_SPARC32_TI_SUPERSPARC_51,
|
||||
UC_CPU_SPARC32_TI_SUPERSPARC_60,
|
||||
UC_CPU_SPARC32_TI_SUPERSPARC_61,
|
||||
UC_CPU_SPARC32_TI_SUPERSPARC_II,
|
||||
UC_CPU_SPARC32_LEON2,
|
||||
UC_CPU_SPARC32_LEON3
|
||||
} uc_cpu_sparc32;
|
||||
|
||||
//> SPARC64 CPU
|
||||
typedef enum uc_cpu_sparc64 {
|
||||
UC_CPU_SPARC64_FUJITSU = 0,
|
||||
UC_CPU_SPARC64_FUJITSU_III,
|
||||
|
@ -13,6 +13,7 @@ extern "C" {
|
||||
|
||||
#include "platform.h"
|
||||
|
||||
//> X86 CPU
|
||||
typedef enum uc_cpu_x86 {
|
||||
UC_CPU_X86_QEMU64 = 0,
|
||||
UC_CPU_X86_PHENOM,
|
||||
|
Reference in New Issue
Block a user