Format and naming
This commit is contained in:
@ -7,6 +7,8 @@ open System
|
||||
[<AutoOpen>]
|
||||
module Arm =
|
||||
|
||||
// ARM CPU
|
||||
|
||||
let UC_CPU_ARM_926 = 0
|
||||
let UC_CPU_ARM_946 = 1
|
||||
let UC_CPU_ARM_1026 = 2
|
||||
|
@ -7,6 +7,8 @@ open System
|
||||
[<AutoOpen>]
|
||||
module Arm64 =
|
||||
|
||||
// ARM64 CPU
|
||||
|
||||
let UC_CPU_AARCH64_A57 = 0
|
||||
let UC_CPU_AARCH64_A53 = 1
|
||||
let UC_CPU_AARCH64_A72 = 2
|
||||
|
@ -7,6 +7,8 @@ open System
|
||||
[<AutoOpen>]
|
||||
module M68k =
|
||||
|
||||
// M68K CPU
|
||||
|
||||
let UC_CPU_M5206_CPU = 0
|
||||
let UC_CPU_M68000_CPU = 1
|
||||
let UC_CPU_M68020_CPU = 2
|
||||
|
@ -7,6 +7,8 @@ open System
|
||||
[<AutoOpen>]
|
||||
module Mips =
|
||||
|
||||
// MIPS32 CPUS
|
||||
|
||||
let UC_CPU_MIPS32_4KC = 0
|
||||
let UC_CPU_MIPS32_4KM = 1
|
||||
let UC_CPU_MIPS32_4KECR1 = 2
|
||||
@ -24,6 +26,8 @@ module Mips =
|
||||
let UC_CPU_MIPS32_MIPS32R6_GENERIC = 14
|
||||
let UC_CPU_MIPS32_I7200 = 15
|
||||
|
||||
// MIPS64 CPUS
|
||||
|
||||
let UC_CPU_MIPS64_R4000 = 0
|
||||
let UC_CPU_MIPS64_VR5432 = 1
|
||||
let UC_CPU_MIPS64_5KC = 2
|
||||
|
@ -7,6 +7,8 @@ open System
|
||||
[<AutoOpen>]
|
||||
module Ppc =
|
||||
|
||||
// PPC CPU
|
||||
|
||||
let UC_CPU_PPC_401 = 0
|
||||
let UC_CPU_PPC_401A1 = 1
|
||||
let UC_CPU_PPC_401B2 = 2
|
||||
@ -298,6 +300,8 @@ module Ppc =
|
||||
let UC_CPU_PPC_7447A_V1_2 = 288
|
||||
let UC_CPU_PPC_7457A_V1_2 = 289
|
||||
|
||||
// PPC64 CPU
|
||||
|
||||
let UC_CPU_PPC_E5500 = 0
|
||||
let UC_CPU_PPC_E6500 = 1
|
||||
let UC_CPU_PPC_970_V2_2 = 2
|
||||
|
@ -7,11 +7,15 @@ open System
|
||||
[<AutoOpen>]
|
||||
module Riscv =
|
||||
|
||||
// RISCV32 CPU
|
||||
|
||||
let UC_CPU_RISCV32_ANY = 0
|
||||
let UC_CPU_RISCV32_BASE32 = 1
|
||||
let UC_CPU_RISCV32_SIFIVE_E31 = 2
|
||||
let UC_CPU_RISCV32_SIFIVE_U34 = 3
|
||||
|
||||
// RISCV64 CPU
|
||||
|
||||
let UC_CPU_RISCV64_ANY = 0
|
||||
let UC_CPU_RISCV64_BASE64 = 1
|
||||
let UC_CPU_RISCV64_SIFIVE_E51 = 2
|
||||
|
@ -7,19 +7,23 @@ open System
|
||||
[<AutoOpen>]
|
||||
module Sparc =
|
||||
|
||||
let UC_CPU_SPARC_FUJITSU_MB86904 = 0
|
||||
let UC_CPU_SPARC_FUJITSU_MB86907 = 1
|
||||
let UC_CPU_SPARC_TI_MICROSPARC_I = 2
|
||||
let UC_CPU_SPARC_TI_MICROSPARC_II = 3
|
||||
let UC_CPU_SPARC_TI_MICROSPARC_IIEP = 4
|
||||
let UC_CPU_SPARC_TI_SUPERSPARC_40 = 5
|
||||
let UC_CPU_SPARC_TI_SUPERSPARC_50 = 6
|
||||
let UC_CPU_SPARC_TI_SUPERSPARC_51 = 7
|
||||
let UC_CPU_SPARC_TI_SUPERSPARC_60 = 8
|
||||
let UC_CPU_SPARC_TI_SUPERSPARC_61 = 9
|
||||
let UC_CPU_SPARC_TI_SUPERSPARC_II = 10
|
||||
let UC_CPU_SPARC_LEON2 = 11
|
||||
let UC_CPU_SPARC_LEON3 = 12
|
||||
// SPARC32 CPU
|
||||
|
||||
let UC_CPU_SPARC32_FUJITSU_MB86904 = 0
|
||||
let UC_CPU_SPARC32_FUJITSU_MB86907 = 1
|
||||
let UC_CPU_SPARC32_TI_MICROSPARC_I = 2
|
||||
let UC_CPU_SPARC32_TI_MICROSPARC_II = 3
|
||||
let UC_CPU_SPARC32_TI_MICROSPARC_IIEP = 4
|
||||
let UC_CPU_SPARC32_TI_SUPERSPARC_40 = 5
|
||||
let UC_CPU_SPARC32_TI_SUPERSPARC_50 = 6
|
||||
let UC_CPU_SPARC32_TI_SUPERSPARC_51 = 7
|
||||
let UC_CPU_SPARC32_TI_SUPERSPARC_60 = 8
|
||||
let UC_CPU_SPARC32_TI_SUPERSPARC_61 = 9
|
||||
let UC_CPU_SPARC32_TI_SUPERSPARC_II = 10
|
||||
let UC_CPU_SPARC32_LEON2 = 11
|
||||
let UC_CPU_SPARC32_LEON3 = 12
|
||||
|
||||
// SPARC64 CPU
|
||||
|
||||
let UC_CPU_SPARC64_FUJITSU = 0
|
||||
let UC_CPU_SPARC64_FUJITSU_III = 1
|
||||
|
@ -7,6 +7,8 @@ open System
|
||||
[<AutoOpen>]
|
||||
module X86 =
|
||||
|
||||
// X86 CPU
|
||||
|
||||
let UC_CPU_X86_QEMU64 = 0
|
||||
let UC_CPU_X86_PHENOM = 1
|
||||
let UC_CPU_X86_CORE2DUO = 2
|
||||
|
Reference in New Issue
Block a user